آزمایش اول - IC 7495
این آی سی یک ثبات انتقالی (انتقال به چپ و یا به راست) چهار بیتی با بار شدن موازی است.
(تصاویر در فایل اصلی موجود است)
این آیسی در دو حالت قابل استفاده است؛ چنانچه پایه 6 (یعنی Mode) به منطق Low متصل شود به معنی Shift Register و اگر به منطق High وصل شود به منزلهی Parallel Load میباشد.
از این پس هنگام استفاده از این آیسی در آزمایشگاه معماری کامپیوتر، نکات زیر را رعایت میکنیم:
پایههای 1 و 9
بدون استفاده (Disabled)
پایه 6
High
پایه 8
Clock
Latch چنانچه به صورت ورودی بکار رود، به Selector Keys متصل میشود.
Latch چنانچه به صورت خروجی بکار رود، به LED متصل میشود.
4-Bit Parallel-Access Shift Register
« جدول توابع »
آزمایش دوم - IC 74125
این آیسی یک بافر سه حالته چهار بیتی (متشکل از چهار بافر مستقل تک بیتی) است و در آن ورودی هر چه باشد در خروجی ظاهر میشود.
جهت جلوگیری از تداخل اطلاعات در گذرگاه، از بافر سه حالته استفاده میشود.
ورودی به کمک پایه Enable وارد بافر میشود؛ اگر بافر در حالت Enable باشد، اما هیچ ورودی از گذرگاه مشترک وارد آن نشود پدیده High Impedance اتفاق میافتد.
IC 74173
این آیسی شامل چهار فلیپفلاپ نوع D به همراه Clock و Clear میباشد.
دارای دو پایهی کنترلی برای ورودیها و همچنین دو پایهی کنترلی دیگر برای خروجیها میباشد که هر چهار پایه به صورت فعال پایین (Active Low) هستند.
4-Bit D-Type Register with Enable and Clear (three state)
سؤال 1- چرا استفاده از بافرهای سه حالته در این مدار ضرورت دارد؟
به جهت جلوگیری از تداخل اطلاعات، هنگامی که بر روی گذرگاه مشترک قرار میگیرند.
سؤال 2- کار مدار را توضیح دهید.
این مدار ابتدا اطلاعات دو دستگاه ورودی را از روی گذرگاه مشترک میخواند، سپس این اطلاعات را درون یک Accumulator ذخیره میکند و در انتها آن را به دو دستگاه خروجی میفرستد.
مدار ROM که در شکل زیر آمده است را توضیح دهید.
مدار حافظه ای که فقط جهت خواندن طراحی شده است؛ و به کمک یک دیکودر 16×4 خانههای 16 word، 8 بیتی آن آدرسدهی میشوند.
IC 74170
این آیسی شامل یک حافظه با دستیابی تصادفی (RAM) 16 بیتی است که به صورت 4 word 4 بیتی 4)×(4 آرایش یافته است.
این آیسی توانایی خواندن و نوشتن همزمان اطلاعات را دارد.
(تصاویر در فایل اصلی موجود است)